数据库系统工程师考试考点分析与真题详解(第4版)pdf/doc/txt格式电子书下载
本站仅展示书籍部分内容
如有任何咨询
请加微信10090337咨询
书名:数据库系统工程师考试考点分析与真题详解(第4版)pdf/doc/txt格式电子书下载
推荐语:
作者:希赛教育软考学院编
出版社:电子工业出版社
出版时间:2011-09-01
书籍编号:30466710
ISBN:9787121145094
正文语种:中文
字数:558920
版次:4
所属分类:教材教辅-计算机类
版权信息
书名:数据库系统工程师考试考点分析与真题详解(第4版)
作者:希赛教育软考学院
ISBN:9787121145094
版权所有 · 侵权必究
前言
计算机技术与软件专业技术资格(水平)考试已走过了十多年的历程,我们深感该考试对于推进国家信息化建设和软件产业化发展起着重要的作用。计算机技术与软件专业技术资格(水平)考试广泛调动了专业技术人员工作和学习的积极性,为选拔高素质的专业技术人员起到了积极的促进和推动作用,并且为广大专业技术人员的专业技术水平和职称的评定提供了一个客观、公正的机会,使得优秀、年轻的专业技术人才能够脱颖而出。
然而,计算机技术与软件专业技术资格(水平)考试是一个难度很大的考试,十多年来,考生平均通过率较低。主要原因是考试范围十分广泛,牵涉计算机专业的每门课程,还要加上外语、系统工程、信息化和知识产权等知识,且注重考查新技术和新方法的应用。考试不但注重广度,而且还有一定的深度。
内容超值,覆盖所有考点
正是因为考试范围广,如果单凭考试指定教材进行复习,是难以满足学习和考试要求的。本书是为全国计算机技术与软件专业技术资格(水平)中的数据库系统工程师级别考试编写的辅导用书,内容涵盖了最新的数据库系统工程师考试大纲的所有知识点。书中选取了2008年—2011年数据库系统工程师试题的重点和难点部分,并进行了详细的分析和解答。
本书在参考和分析历年考试试题的基础上,着重对新版的考试大纲的内容有重点地进行了细化和深化。准备考试的人员可通过阅读本书掌握考试大纲规定的知识,熟悉考试方法、试题形式、试题的深度和广度,以及内容的分布、解答问题的方法和技巧等。
本书第1版自2005年2月发行,第2版自2007年9月发行,第3版于2009年3月发行,多次重印,深受广大读者朋友的厚爱。本次修订是根据最新的考试大纲和数据库系统工程师考试的发展趋势,以及书籍出版后读者的反馈意见而进行的,改正了原书中的一些印刷错误,增加了2011年上半年的试题及其详解,从总体上缩减了少量内容。
作者权威,阵容强大
希赛教育(www.educity.cn)专业从事人才培养、教育产品开发、教育图书出版,在职业教育方面具有极高的权威性。特别是在在线教育方面,在国内名列前茅,希赛教育的远程教育模式得到了国家教育部门的认可和推广。
希赛教育软考学院(www.csairk.com)是全国计算机技术与软件专业技术资格(水平)考试的顶级培训机构,拥有近20名资深软考辅导专家,负责高级资格的考试的大纲制订工作,以及软考辅导教材的编写工作,共组织编写和出版了60多本软考教材,内容涵盖了初级、中级和高级的各个专业,包括教程系列、辅导系列、考点分析系列、冲刺系列、串讲系列、试题精解系列、疑难解答系列、全程指导系列、案例分析系列、指定参考用书系列、一本通等共11个系列的书籍。希赛教育软考学院的专家录制了软考培训视频教程、串讲视频教程、试题讲解视频教程、专题讲解视频教程4个系列的软考视频,希赛教育软考学院的软考教材、软考视频、软考辅导为考生助考、提高通过率做出了不可磨灭的贡献,在软考领域有口皆碑。特别是在高级资格领域,无论考试教材,还是在线辅导和面授,希赛教育软考学院都独占鳌头。
本书由希赛教育软考学院桂阳和刘洋波编写,参加编写工作的人员有张友生、王勇、谢顺、施游、胡光超、左水林、李雄、陈勇军和何玉云。
在线测试,心中有数
上学吧(www.shangxueba.com)在线测试平台为考生准备了在线测试,其中有数十套全真模拟试题和考前密卷,考生可选择任何一套进行测试。测试完毕,系统自动判卷,立即给出分数。
对于考生做错的地方,系统会自动记忆,待考生第二次参加测试时,可选择“试题复习”。这样,系统就会自动把考生原来做错的试题显示出来,供考生重新测试,以加强记忆。
如此,读者可利用上学吧在线测试平台的在线测试系统检查自己的实际水平,加强考前训练,做到心中有数,考试不慌。
诸多帮助,诚挚致谢
在本书出版之际,要特别感谢全国软考办的命题专家们,编者在本书中引用了部分考试原题,使本书能够尽量方便读者的阅读。在本书的编写过程中,参考了许多相关的文献和书籍,编者在此对这些参考文献的作者表示感谢。
感谢电子工业出版社孙学瑛老师,她在本书的策划、选题的申报、写作大纲的确定,以及编辑、出版等方面,付出了辛勤的劳动和智慧,给予了我们很多支持和帮助。
感谢参加希赛教育软考学院辅导和培训的学员,正是他们的想法汇成了本书的原动力,他们的意见使本书更加贴近读者。
由于编者水平有限,且本书涉及的内容很广,书中难免存在错漏和不妥之处,编者诚恳地期望各位专家和读者不吝指正和帮助,对此,我们将十分感激。
互动讨论,专家答疑
希赛教育软考学院(www.csairk.com)是中国知名的软考在线教育网站,该网站论坛是国内人气很旺的软考社区,在这里,读者可以和数十万考生进行在线交流,讨论有关学习和考试的问题。希赛教育软考学院拥有强大的师资队伍,为读者提供全程的答疑服务,在线回答读者的提问。
有关本书的意见反馈和咨询,读者可在希赛教育软考学院论坛“软考教材”板块中的“希赛教育软考学院”栏目上与作者进行交流。
希赛教育软考学院
2011年7月
上篇 信息系统综合知识篇
第1章 计算机组成与结构
根据考试大纲,本章要求考生掌握以下知识点:
● CPU和存储器的组成、性能、基本工作原理。
● 常用I/O设备、通信设备的性能,以及基本工作原理。● I/O接口的功能、类型和特点。
● CISC/RISC、流水线操作、多处理机及并行处理。
1.1 计算机组成
中央处理器是计算机的控制、运算中心,它主要通过总线和其他设备进行联系。另外,在嵌入式系统设计中,外部设备也常常直接连接到中央处理器的外部I/O(Input/Output,输入/输出)的相关引脚上。
中央处理器的类型和品种异常丰富,各种中央处理器的性能也差别很大,有不同的内部结构及不同的指令系统。但都是基于冯·诺依曼结构,因而其基本组成部分相似。
1.1.1 运算器
运算器的主要功能是在控制器的控制下完成各种算术运算、逻辑运算和其他操作。一个计算过程需要用到加法器/累加器、数据寄存器、状态寄存器等。
加法是运算器的基本功能,在大多数中央处理器中,其他计算也是经过变换后使用加法进行的,一个位加法的逻辑图如图1-1所示。
图1-1 位加法逻辑图
其中Xi、Yi是加数和被加数,Ci+1是低位进位,Ci是进位,Zi是和。
为完成多位数据加法,可以通过增加电路和部件,使简单的加法器能够变为串行、并行加法器,超前进位加法器等。
运算器的位数,即运算器一次能对多少位的数据做加法。这是衡量中央处理器的一个重要指标。
1.1.2 控制器
控制器是中央处理器的核心,它控制和协调整个计算机的动作,其组成如图1-2所示。控制通常需要程序计数器(Program Counter,PC)、指令寄存器(Instruction Register,IR)、指令译码器(Instruction Decoder,ID)、定时和控制电路,以及脉冲源、中断(在图1-2中未标示)等共同组成。
图1-2 控制器的组成
控制器各组件的说明如下。
● 指令寄存器(IR):中央处理器,执行的操作码存放在这里。
● 指令译码器(ID):将操作码解码,告诉中央处理器该做什么。
● 定时和控制电路(Timing/Control Circuit):用来产生各种微操作控制信号。
● 程序计数器(PC):存放下一条指令的地址。由于多数情况下程序是顺序执行,所以程序计算数器设计成能自动加1。当出现转移指令、中断等情况时,就需要重填程序计数器。程序计数器可能是下一条指令的绝对地址,也可能是相对地址,即地址偏移量。
● 标志寄存器(Flags Register,FR):通常记录运算器的重要状态或特征,包括是否溢出、结果为0、被0除等。这个寄存器的每一位表示一个特征。标志寄存器的典型应用是作为跳转指令的判断条件。
● 堆栈和堆栈指针(Stack Pointer,SP):堆栈可以由一组寄存器或在存储器内的特定区域组成。由于寄存器数量总是有限的,所以大多数系统采用了使用存储器的软件堆栈。指向堆栈顶部的指针称为堆栈指针。
● 寄存器组:上面提及的程序计数器、标志寄存器等为专用寄存器,都有特定的功能和用途。
通用寄存器的功能由程序指令决定,最常见的应用是放置计算的中间结果,减少对存储器的访问次数。通常寄存器的宽度和运算器的位数是一致的。
1.1.3 存储器系统
这里的存储器是指中央处理器通过总线直接能访问的存储器,通常称为内存。硬盘等需通过I/O接口访问的存储器常称为外存或者辅存。
存储器的作用显然是存储数据,包括指令、指令带的数据(这正是冯·诺依曼结构的特点之一)和中央处理器处理后的结果(包括中间结果)。
中央处理器对存储器的访问需通过控制地址、数据总线进行。存储器的数据组织是线性的,所存储的数据都有整齐的“编号”,即访问地址。存储器一般每个存储单元中有8位数据,其容量是其存储单元的总和。
存储器的性能指标如下。
● 存取时间:从中央处理器发出指令到操作完成的时间。
● 传输率:或称为数据传输带宽,指单位时间内写入或读取的数据的多少,显然,存取时间越少,则传输率越高。
● 存储密度:在单位面积中的存储容量,人们在不断增加这个值。
有关存储器系统的详细内容,请阅读本书第2章。
1.1.4 时序产生器和控制方式
为了使得计算机各部件同步工作,计算机中都有一个脉冲源,通常是晶振。这个脉冲源产生主振脉冲,主振脉冲的时间间隔为主振周期,即时钟周期。中央处理器执行指令的时间(包括取指)为指令周期,由于指令可能有不同的复杂度,所以,每种指令的指令周期可能不同。CPU(Central Process Unit)周期也称机器周期,一般是从内存中读一个指令的最短时间。CPU周期又由若干个时钟周期组成。指令周期与时钟周期的关系如图1-3所示。
图1-3 指令周期与时钟周期
通常把CPU执行指令的各个微操作遵循的时间顺序叫时序。时序图是形象地表示信号线上信息变化的时间序列的图形。
组合逻辑控制和微程序控制是两种基本的控制方式。
1.组合逻辑控制
使用专门逻辑电路的控制方式,它的实现有硬件接线控制和可编程逻辑阵列两种。硬件连线法最直接,可以用较少的元件实现最快的速度,但是如果要对其进行修改,只有重新设计。可编程逻辑阵列采用低成本大规模集成电路的方式。组合逻辑控制灵活性很差,在复杂指令系统计算机中难以处理不断增加的复杂指令,但是它使用的电子原件少,在精简指令计算机中发挥了很大的作用。
2.微程序控制
为提高控制的灵活性,许多中央处理器采用了微程序控制的控制方法,先看如下的几个概念。
● 微程序:对应一组机器指令,若干个微指令序列形成一段微程序。而微指令又可细分为若干个微操作。微程序存在控制内存中。
● 微操作:最基本的操作,可分为相容性微操作和不相容性微操作,这两种微操作的区别在于是否能在一个CPU周期内并行执行。
3.微指令格式
微指令格式如图1-4所示。
图1-4 微指令的格式
在如图1-4所示的前半部分,存放着对各种控制门进行激活或关闭的控制信息;后半部分是后续微指令的地址。微指令格式实现了数据结构中的单向列表。
操作控制字段的格式有如下两种。
● 水平型微指令:操作控制字段的每一位控制不同的控制门,可以在一个微指令中定义。执行多个并行的微操作的优点是效率高、灵活,执行时间短。
● 垂直型微指令:与水平型微指令相比,其格式要短,一条微指令中包括的微操作少,只有1~2个。由于其指令字短,所以比较容易掌握。
在实践中也常常使用混合型微指令,即水平型微指令和垂直型微指令的混合。
1.1.5 指令流、数据流和计算机的分类
首先介绍指令流和数据流的定义。
● 指令流:机器执行的指令序列。
● 数据流:由指令流调用的数据序列,包括输入数据和中间结果。
1.根据多倍性的分类
按照计算机在一个执行阶断能执行的指令或能处理数据的最大可能个数,人们把计算机分成4种,如表1-1所示。
表1-1 多倍性分类

● SISD(Single Instruction Single Data,单指令流单数据流):最简单的方式,计算机每次处理一条指令,并只对一个操作部件分配数据。
● SIMD(Single Instruction Multiple Data,单指令流多数据流):具备SIMD的常常是并行处理机,这种处理机具备多个处理单元,每次都执行同样的指令,对不同的数据单元进行处理。这种计算机非常适合于处理矩阵计算等。
● MISD(Multiple Instruction Single Data,多指令流单数据流):这种处理方式比较难以想象,有多个处理单元,同时执行不同的指令,但针对的是单一数据。有些资料认为流水线处理机,是每个数据由不同操作部件对其进行处理。
● MIMD(Multiple Instruction Multiple Data,多指令流多数据流):一种全面的并行处理,典型的是多处理机。这种计算机的设计和控制都很复杂。
2.按照程序流程机制的分类
1)控制流计算机
这是通常见到的计算机,使用程序计数器(PC)来确定下一条指令的地址。指令程序流由程序员直接控制,其主存是共享的,存储区可以为多指令修改(后面将会提到),这容易产生数据相关性,对并行性不利。
2)数据流计算机
在冯·诺依曼体系中,计算机是指令流驱动的,而数据流则是处于被动地位,这看起来合理,但在某些时候也不尽然。相对比的是数据流驱动,即一旦数据准备好,则立即开始执行相关的指令,这种非冯·诺依曼体系仍然在探索中。目前,对冯·诺依曼体系的改良已有相当的成果,即流水线技术和并行计算机。
在数据流计算机中,数据不在共享的存储器中,而是在指令间传送,成为令牌。当需要使用该数据的指令收到令牌,开始执行之后,该令牌即消失,执行的指令将执行的结果数据当做新的令牌发送。这种方式不再需要程序计数器及共享的存储器,但需要检测数据可用性的专门部件,以建立、识别、处理数据令牌标记所需要的时间和空间。
在其他一些方面,数据流计算机还有一些困难需要克服。例如,在数据流计算机中,由于没有程序计数器,使得程序的调试和诊断变得困难。因为没有共享的存储器,也就无法控制其分配,无法支持数组、递归等操作。
3)归约机(Reductions Machine)
归致机亦称需求驱动,是对一个操作结果的需求而启动的。归约机采用一种“惰性计算”的方式,操作只有在另一条指令需要这个操作的结果时才执行。例如,当计算5+(6×2-10)时,归约机并非先去计算6×2,而是先计算整个算式,碰到(6×2-10)再启动一个过程去计算它,最后碰到需要计算6×2,计算后一层层退回,得到整个算术的值。由于需求驱动可减少那些不必要的求值操作,因而可以提高系统效率。
归约机是一种面向函数式语言,或以函数式语言为机器语言的机器。函数式语言程序没有诸如指令计数器、数据存储器和程序当前状态之类的概念。这种语言的程序是纯数学意义上的函数,它作用于程序的输入,得到的结果值就是程序的输出。由于它不具有副作用,因此保证了程序各部分的并发执行。
1.1.6 处理器性能
计算机系统是一个极其复杂的系统,不同的指令系统、不同的体系实现方式、不同数量的硬件及不同部件的组合,都对计算机的性能造成这样或那样的影响。而且不同的应用对处理器的性能方面有不同的要求。这就要求对处理器性能评价需要综合考虑,全面地衡量处理器的性能。
1.影响处理器性能的因素
1)基本字长
运算器进行计算的位数称为基本字长。字长越长,处理器计算的精度就越高,复杂度也越高。这是因为基本字长增加不但要增加运算器的复杂度,而且需要同时增加寄存器和总线的宽度。
2)数据通路宽度
数据通路宽度指的是数据总线一次所能并行传送的位数。它体现了信息的传送能力,从而影响计算机的有效处理速度。在处理器内部,数据通路的宽度一般是基本字长,而外部总线的数据通路宽度则不一定。如果外部数据通路宽度小于基本字长,那么运算器需要的数据,必须多次通过总线从主存传递到处理器内部。
3)指令系统
不同的指令系统对处理器的性能也有非常大的影响。在前面已经讨论过精简指令系统和复杂指令系统之间的不同。另外,有的处理器对一些专门的应用增加了专门的指令,使得这些处理器在处理专门任务时能够“得心应手”。
4)时钟频率
通常来说,提高处理器的时钟频率能够提高系统的性能,因为在同样的时间内,提高时钟频率,使得时钟周期减少,从而指令的执行时间减少。
5)流水线技术
处理器使用流水线技术能够使不同指令的不同执行部分,使用不同的处理单元同时执行。例如,将一个指令的取指、移码、取操作数、执行、写结果分别由不同的处理单元处理,能有效地提高处理器的性能。另外,处理器把这些不同的处理单元在硬件上重复,形成多条流水线,以期更加提高性能。无疑,流水线增加了处理器的复杂度,不但处理单元要分开,而且需要增加流水线管理部分的电路。
6)内部数据/指令缓存
使用存储器内部的数据或指令缓存,能够减少处理器访问较慢的内存的次数,从而提高处理器的性能。缓存当然越大越好。在缓存命令失败时,就需要从主存提取数据,这个判断需要增加控制电路。如果缓存太小或管理不当,就有可能对性能造成负面影响。
2.处理器性能的评价
评价处理器性能可以是直接给出处理器每条指令的执行时间,或者是指令系统中的指令执行时间的某种加权评价,以及计算处理器每秒能执行多少个加法指令。1个MIPS(Million Instructions Per Second,每秒百万条指令)指的是处理器每秒能完成1×106条指令。
这样的简单评价方法随着计算机应用的不断发展显得过于简单,局限性也日益暴露,由此很快便出现了改进的方法,主要有以下3种。
1)等效指令速度法
等效指令速度法把指令分成若干种不同的类型,分别统计各种类型的指令在整个程序中的比例和执行时间,以此来计算等效指令速度。
采用固定比率的方法来计算处理器的执行时间,不能灵活地适应不同的程序应用存在的指令频率不同,不能反映出不同处理器之间数据长度和指令功能强弱对处理器性能的影响,同时也不能反映处理器内部数据缓存、流水线等对性能的影响。
2)数据处理速度法
这种方法试图给出处理器的“数据处理速度”。这只考虑了不同指令及不同操作数的平均长度对处理器性能的影响。这种方法主要对处理器和主存储器的速度进行度量,没有涉及Cache、多功能部件等技术对性能的影响。
3)核心程序法
这种方法在归纳总结应用程序中,把使用得最为频繁的那部分程序作为核心程序。即将这些程序放在不同的处理器上运行,运行时间作为不同处理器的性能评价依据。使用精挑细选的核心程序,能够比较全面地评价处理器对某种应用程序的性能。与实际的应用程序相比,核心程序由于比较小,所以缓存利用率就高。
有关性能评价方面的详细内容,请阅读本书第3章。
1.2 指令系统
指令系统是中央处理器所有指令的集合,也是高级语言编制的基础。指令系统的选择和确定涉及很多方面,是一个复杂的问题。
通常一个指令可分解为操作码和地址码两个部分。操作码确定指令的类型,地址码确定指令所要处理的数据。根据地址码的个数可以有4址指令、3址指令,甚至有0址指令。
根据指令的长度特点,一个指令系统可能是定长指令字结构,即指令系统中所有的指令的长度都相同,特点是控制简单。如果指令的长度不固定,复杂的指令长度较长,就是变长指令字结构,这种结构的指令很容易扩展,但是增加了解码系统的复杂度。
1.2.1 寻址方式
根据地址码代表的地址类型,指令系统可以有以下5种。
1.立即寻址
地址码就是操作数,这种寻址方式不必再次访问内存去取操作数。当然,也无法修改操作数。
2.直接寻址
地址码就是主存内数据的绝对地址,不必做任何换算。不足之处在于寻址范围有限,地址码的位数限制了寻址空间,而计算机的发展趋势是计算机拥有越来越大的内存。而使用变长指令结构可以突破限制,但是该指令会变得臃肿。
3.寄存器寻址
地址码的地址是寄存器的地址。与内存寻址比较而言,访问寄存器的速度是非常快的,所以使用寄存器寻址有非常快的速度。不足之处在于寄存器的数量和数据宽度有限。
4.间接寻址
地址码指向主存中的数据,这个数据仍然是一个地址,这种方式提高了寻址的灵活性,扩大了寻址的范围。但由于要多次读主存,速度大为降低。
5.寄存器间接寻址
地址码保存的是寄存器地址,相对应的寄存器中保存的是数据的地址,这样既快又有灵活性,是一种广泛使用的寻址方式。
6.变址寻址
变址寻址,是将地址码和变址寄存器内容相加后形成数据的地址。由于变址寄存器能自动修改,因而这种方式对数组运算、字符串操作等批量数据的处理非常有效。
7.基址寻址
与变址寻址类似,是将变址寄存器改成基址寄存器,不同之处在于,基址寄存器的内容是基本不变的,改变的是指令中地址码的部分内容,主要作用是扩大寻址空间和再定位。
8.页面寻址
页面寻址是将主存分组成若干个区,寻址时使用区码加区内偏移的方式确定位置。
9.相对寻址
相对寻址也与变址寻址类似,这时变址寄存器换成了程序计数器。
1.2.2 指令类型
从功能来言,常用的指令有如下几种。
1.数据传送指令
数据传送指令负责数据在寄存器和主存之间的传递,其中数据交换指令是数据的双向移动,而堆栈操作指令是专门对堆栈的PUSH和POP操作。
2.运算类指令
包括算术运算、逻辑运算、移位运算方面的指令。这类指令一般会改变标志寄存器的状态。
移位运算是一种特殊的运算,又分算术移位、逻辑移位和循环移位3类。在算术移位中左移则在空位补0,右移则补符号位;逻辑移位无论左移、右移都补0;循环移位是把移动空位由移出的位来填补的移位,又分带符号位移动的大循环和不带符号位移动的小循环。
其中算术左移等于对操作数做乘以2的操作,而算术右移等于对操作数做除以2的操作。
3.程序控制指令
控制程序流程改变的指令也非常多,包括条件转移指令、无条件转移指令、循环控制指令、程序调用和返回指令、中断指令等。
4.输入/输出类指令
输入/输出指令只有输入/输出独立编码才需要,对于统一编码的部分而言是不需要的。
5.数据处理类指令
数据处理类指令包括一些比较复杂的指令,如数据转换指令、字符串操作指令、压缩和扩展指令等。
1.2.3 CISC和RISC
随着硬件成本的下降,人们倾向于向中央处理器加入越来越多、越来越复杂的指令;同时,为了兼容老产品,原来的指令也要保留。这样,整个指令系统就向着越来越大、越来越复杂的趋势发展。在计算机处理能力越来越强的同时,中央处理器的设计也越来越复杂,这无疑大大增加了设计周期,更增加了设计失误的可能性。
表1-2 CISC和RISC的简单对比

事物的另外一个方面在于,指令的复杂性和中央处理器功能的增加,似乎不一定是成正比的。人们发现在许多方面存在一个称为20%~80%的定律,即系统中20%的部分发挥了80%的作用。通过对CISC指令系统的研究,发现系统在80%的时间里执行的是20%的指令。
在这种情况下,便出现了精简指令设计思想。这种计算机的指令结构不追求全面和复杂,而是只实现那些经常被执行的指令——由于指令比复杂指令结构的计算机少得多,所以称为精简指令计算机。
先看著名的公式:P=I×CPI×T。
式中,P:计算机执行程序所需要的时间。
I:机器指令数。
CPI:平均每条指令所需要的机器周期数。
T:每个机器周期的时间。
CISC(Complex Instruction Set Computer,复杂指令集计算机)在指令数上占优,而RISC(Reduced Instruction Set Computer,精简指令集计算机)在CPI上则快得多。这是两种结构的两个方向。从这个公式可以发现,在理论上两者都有优势,即不能认为精简指令计算机就好,复杂指令计算机就不好。事实上这两种设计方法很难找到截然不同的界限,而且在实际的芯片中,这两种设计方法也有相互渗透的地方。
CISC和RISC的对比如表1-2所示。
1.2.4 RISC结构特点
1.精简指令系统采用硬件布线逻辑控制
不是说硬件方式不够灵活吗?确实,对于复杂指令系统而言,这是它的致命缺点。但对于指令少、格式简单的精简指令系统而言,采用微程序控制就显得多余了,而硬件方式占用元件少的优点就体现出来了——腾出的地方可以在中央处理器中放置更多的通用寄存器,同时,硬件方式的译码速度也要快得多。
2.大量通用寄存器
RISC大量减少了对内存的访问指令。
....
本站仅展示书籍部分内容
如有任何咨询
请加微信10090337咨询